

# Examen-Tema-4-Teoria-Resuelto.pdf



Zukii



**Arquitectura de Computadores** 



2º Grado en Ingeniería Informática



Escuela Técnica Superior de Ingenierías Informática y de Telecomunicación Universidad de Granada



# Descarga la APP de Wuolah.

Ya disponible para el móvil y la tablet.







Compra Wuolah Coins y que nada te distraiga durante el estudio



Compra Wuolah Coins y que nada te distraiga durante el estudio.



@Zukii on Wuolah

### PREGUNTAS CUESTIONARIO TEMA 4

1. El aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador VLIW necesita estructuras hardware como el ROB

EXPLICACIÓN: Precisamente se intenta reducir la complejidad hardware del procesador eliminando estructuras como el ROB y dejando que sea el compilador el principal responsable de la planificación de las instrucciones.

RESPUESTA: FALSO

2. El aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador VLIW NO requiere el uso del ROB.

<u>EXPLICACIÓN</u>: Precisamente se intenta reducir la complejidad hardware del procesador eliminando estructuras como el ROB y dejando que sea el compilador el principal responsable de la planificación de las instrucciones.

RESPUESTA: VERDADERO

3. El buffer de reordenamiento (ROB) permite implementar la finalización ordenada en un procesador superescalar.

EXPLICACIÓN: Efectivamente, el ROB facilita implementar de la finalización ordenada en los superescalares.

RESPUESTA: VERDADERO

4. El principal responsable del aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador superescalar es el compilador.

<u>EXPLICACIÓN</u>: Precisamente es el aumento de la complejidad del hardware del superescalar el que ha permitido aumentar la eficiencia con la que se aprovecha el paralelismo ILP en estos procesadores.

RESPUESTA: FALSO

5. En la predicción dinámica de dos bits, el sentido de la predicción cambia (de saltar a no saltar o de no saltar a saltar) solo cuando el predictor falla dos veces seguidas.

<u>EXPLICACIÓN</u>: No siempre. Depende del estado en que esté, el cambio de sentido puede necesitar dos fallos o puede producirse con un único fallo.

RESPUESTA: FALSO

6. En la predicción dinámica de dos bits, el sentido de la predicción puede no cambiar (de saltar a no saltar o de no saltar a saltar) cuando el predictor falla.

EXPLICACIÓN: Esto ocurriría si se encontrase en el estado 11 ó en el 00 Depende del estado en que esté, el cambio de sentido puede necesitar dos fallos o puede producirse con un único fallo.

RESPUESTA: VERDADERO

7. En la predicción dinámica de dos bits, el sentido de la predicción siempre cambia (de saltar a no saltar o de no saltar a saltar) cuando el predictor falla.

<u>EXPLICACIÓN</u>: No siempre cambia el sentido de la predicción. Depende del estado en que esté puede necesitar hasta dos fallos para cambiar el sentido de la predicción.

RESPUESTA: FALSO

8. En la predicción dinámica de un bit el sentido de la predicción no cambia (de saltar a no saltar o de no saltar a saltar) mientras el predictor no falle

EXPLICACIÓN: Es lo que ocurriría RESPUESTA: VERDADERO







## @Zukii on Wuolah

9. En la predicción dinámica de un bit el sentido de la predicción cambia (de saltar a no saltar o de no saltar a saltar) si el predictor falla.

EXPLICACIÓN: Es lo que ocurriría

**RESPUESTA**: VERDADERO

10. La segmentación software es una técnica puramente software .

RESPUESTA: VERDADERO

11. La segmentación software no se puede aplicar en el caso de los procesadores superescalares. <u>EXPLICACIÓN</u>: En una técnica software que puede utilizarse para cualquier procesador, independientemente de su microarquitectura, aunque tiene más sentido utilizarla para ciertos

procesadores. **RESPUESTA**: FALSO

12. El buffer de reorden se usa para eliminar dependencias WAW:

**RESPUESTA**: VERDADERO

13. En un VLIW, una instrucción decodificada que no disponga de unidad para su ejecución está ocupando una entrada de una estación de reserva.

**RESPUESTA**: FALSO

14. Hasta que una instrucción decodificada no disponga de los operandos para su ejecución permanecerá en una ventana de instrucciones de un VLIW.

**RESPUESTA: FALSO** 

15. Suponga que en un mismo ciclo se decodifican las cuatro instrucciones siguientes

(i) add r2, r2, r1 // r2 = r2 + r1

(i + 1) mul r3, r4, r1 // r3 = r4 \* r1

(i + 2) add r4, r4, r1 // r4 = r4 + r1

(i + 3) sub r5, r2, r1 // r5 = r2 - r1

(entre paréntesis se indica el orden en el que están en el código), y pasan a una ventana de instrucciones única desde la que se emiten distintas unidades funcionales. El procesador puede emitir (con emisión DESORDENADA) TRES instrucciones por ciclo y tiene DOS unidades de suma/resta (con un retardo de 1 ciclo) y UN multiplicador (con un retardo de 3 ciclos). Las instrucciones (i) e (i+3) se pueden emitir en el mismo ciclo

**RESPUESTA**: FALSO

16. En la predicción dinámica de un bit el sentido de la predicción no cambia (de saltar a no saltar o de no saltar a saltar) mientras el predictor no falle.

**RESPUESTA: VERDADERO** 

17. Un procesador de 32 bits (4 bytes) que implementa adelantamiento de loads a stores ESPECULATIVO podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código)

(i) sw 0(r5), r2 // M(r5)<-- r2 (i + 1) lw r4, 8(r5) //r4<--M(r5+8)

**RESPUESTA**: VERDADERO

18. Para el procesador PROCEXA y la secuencia de seis instrucciones que se proporcionan en una de las preguntas de esta prueba: ¿Cuántos ciclos tarde en procesarse la secuencia de seis instrucciones indicada?

RESPUESTA: 8

NOTA: EL PROCESADOR PROCEXA, APARECERÁ SU ENUNCIADO EN OTRO EJERCICIO



19. El aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador VLIW necesita el uso del ROB.

RESPUESTA: FALSO

20. El desenrollado de bucles necesita un hardware especial de apoyo.

**RESPUESTA**: FALSO

21. Para el procesador PROCEXA y la secuencia de instrucciones que se proporcionan en una de las preguntas de esta prueba: ¿En qué ciclo empieza a ejecutarse la instrucción (2)? (los ciclos se numeran desde 1).

**RESPUESTA**: 5

22. Para el procesador PROCEXA y la secuencia de instrucciones que se proporcionan en una de las preguntas de esta prueba: ¿En qué ciclo empieza a ejecutarse la instrucción (4)? (los ciclos se numeran desde 1).

RESPUESTA: 8

23. En la predicción dinámica de dos bits, el sentido de la predicción siempre cambia (de saltar a no saltar o de no saltar a saltar) cuando el predictor falla.

RESPUESTA: F

24. El procesador PROCEXA de 32 bits, puede captar TRES instrucciones por ciclo, DECODIFICAR TRES instrucciones por ciclo, y dispone de una ventana de instrucciones centralizada desde donde se produce la EMISIÓN DESORDENADA de hasta DOS instrucciones por ciclo. También dispone de un buffer de reordenamiento (ROB) donde implementa el renombramiento y la finalización ordenada, pudiendo retirarse desde el ROB, TRES instrucciones por ciclo para escribir sus resultados en la etapa WB del cauce. El procesador incluye además DOS unidades de Suma/Resta de UN ciclo; UN multiplicador de TRES ciclos, y UNA unidad de Carga/Almacenamiento de memoria de DOS ciclos.

Por tanto, las etapas del cauce del procesador son IF(capatación de instrucciones), ID(Decodificación de instrucciones), EX(ejecución en unidad funcional de la operación codificada por la instrucción), y WB(retirada de la instrucción del ROB y escritura de resultado en los registros del procesador). No se considera etapa ROB explícita en el cauce porque se supone que en el último ciclo de ejecución de las unidades funcionales, el resultado de la operación queda almacenado en el ROB Para este procesador y la secuencia de instrucciones siguiente

(1) Id r1,0(r3) //r1=M(r3)

- (2) Id r2,8(r3) //r2=M(r3+8)
- (3) add r2, r1, r2 //r2=r1+r2
- (4) mul r4, r1, r2 //r4=r1\*r2
- (5) sub r4, r1, r4 //r4=r1-r4
- (6) sub r5, r1, r3 //r5=r1-r3

¿En qué ciclo se empieza a ejecutar la instrucción (6)? (los ciclos se numeran desde 1).

**RESPUESTA**: 5

25. La segmentación software es una técnica puramente software.

**RESPUESTA**: VERDADERO

26. El aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador VLIW NO requiere el uso del ROB.

RESPUESTA: VERDADERO



27. Un procesador de 32 bits (4 bytes) que implementa adelantamiento de loads a stores, aunque no implementa el adelantamiento ESPECULATIVO, podría adelantar la instrucción i+ a la i (i precede a i+1 en el código)

(i) sw 0(R6), r2 //r2=r2+r1 (i+1) lw r4, 8(r6) //r4<--M(r6+8) RESPUESTA: VERDADERO

28. Suponga que en un mismo ciclo se decodifican las cuatro instrucciones siguientes

(i) add r2, r2, r1 // r2 = r2 + r1 (i + 1) mul r3, r4, r1 // r3 = r4 \* r1 (i + 2) add r4, r4, r1 // r4 = r4 + r1

(i + 3) sub r5, r2, r1 // r5 = r2 - r1

(entre paréntesis se indica el orden en el que están en el código), y pasan a una ventana de instrucciones única desde la que se emiten distintas unidades funcionales. El procesador puede emitir (con emisión DESORDENADA) CUATRO instrucciones por ciclo y tiene TRES unidades de suma/resta (con un retardo de 1 ciclo) y UN multiplicador (con un retardo de 3 ciclos).

La instrucción (i) NO se puede emitir en el mismo ciclo que la (i+3)

**RESPUESTA: VERDADERO** 

29. Para el procesador PROCEXB y la secuencia de seis instrucciones que se proporcionan en una de las preguntas de esta prueba: ¿En qué ciclo empieza a ejecutarse la instrucción (4)?(los ciclos se numeran desde 1).

**RESPUESTA:** 8

30. En la predicción dinámica de dos bits, el sentido de la predicción siempre cambia (de saltar a no saltar o de no saltar a saltar) cuando el predictor falla.

**RESPUESTA**: FALSO

31. El procesador PROCEXB de 32 bits, puede captar TRES instrucciones por ciclo, DECODIFICAR TRES instrucciones por ciclo, y dispone de una ventana de instrucciones centralizada desde donde se produce la EMISIÓN DESORDENADA de hasta DOS instrucciones por ciclo. También dispone de un buffer de reordenamiento (ROB) donde implementa el renombramiento y la finalización ordenada, pudiendo retirarse desde el ROB, TRES instrucciones por ciclo para escribir sus resultados en la etapa WB del cauce. El procesador incluye además DOS unidades de Suma/Resta de UN ciclo; UN multiplicador de TRES ciclos, y UNA unidad de Carga/Almacenamiento de memoria de DOS ciclos.

Por tanto, las etapas del cauce del procesador son IF(capatación de instrucciones), ID(Decodificación de instrucciones), EX(ejecución en unidad funcional de la operación codificada por la instrucción), y WB(retirada de la instrucción del ROB y escritura de resultado en los registros del procesador). No se considera etapa ROB explícita en el cauce porque se supone que en el último ciclo de ejecución de las unidades funcionales, el resultado de la operación queda almacenado en el ROB

Para este procesador y la secuencia de instrucciones siguiente

- (1) Id r1,0(r3)//r1=M(r3)
- (2) Id r2,8(r3) //r2=M(r3+8)
- (3) add r2, r1, r2 //r2=r1+r2
- (4) mul r4, r1, r2 //r4=r1\*r2
- (5) sub r4, r1, r4 //r4=r1-r4
- (6) sub r5, r1, r3 //r5=r1-r3

¿En qué ciclo se empieza a ejecutar la instrucción (6)? (los ciclos se numeran desde 1).

RESPUESTA: 5



Compra Wuolah Coins y que nada te distraiga durante el estudio.



### @Zukii on Wuolah

32. Para el procesador PROCEXB y la secuencia de seis instrucciones que se proporcionan en una de las preguntas de esta prueba: ¿En qué ciclo empieza a ejecutarse la instrucción (2)? (los ciclos se numeran desde 1).

**RESPUESTA**: 5

33. Para el procesador PROCEXB y la secuencia de seis instrucciones que se proporcionan en una de las preguntas de esta prueba: ¿Cuántos ciclos tarde en procesarse la secuencia de seis instrucciones indicada?

RESPUESTA: 12

34. Suponga que en un mismo ciclo se decodifican las cuatro instrucciones siguientes.

(i) add r2,r2,r1//r2=r2+r1 (i+1) mul r3,r4,r1//r3=r4\*r1 (i+2) add r4,r4,r1//r4=r4+r1 (i+3) sub r5,r2,r1//r5=r2-r1

(entre paréntesis se indica el orden en el que están en el código), y pasan a una ventana de instrucciones única desde la que se emiten a las distintas unidades funcionales. El procesador puede emitir (con emisión DESORDENADA) CUATRO instrucciones por ciclo y tiene DOS unidades de suma/resta (con un retardo de 1 ciclo) y UN multiplicador (con un retardo de 3 ciclos).

Las instrucciones (i) e (i+3) se pueden emitir en el mismo ciclo.

EXPLICACIÓN: Hay dependencia RAW entre ellas.

RESPUESTA: FALSO.

35. En la misma situación de la pregunta anterior para la misma secuencia de instrucciones. Las cuatro instrucciones se pueden emitir en un único ciclo.

EXPLICACION: Hay dependencia RAW entre la primera y la última.

RESPUESTA: FALSO.

36. Un procesador de 32 bits (4 bytes) NO podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código) aunque implemente adelantamiento de LOADs a STORES ESPECULATIVO.

(i) sw 0(r6), r2 // M(r6)<-- r2 (i+1) lw r4, 8(r6) // r4 <-- M(r6+8)

<u>EXPLICACIÓN</u>: El dato que se escribe y el que se lee no se solapan y no hay riesgo RAW. No hace falta que el procesador tenga adelantamiento especulativo.

RESPUESTA: FALSO

37. Un procesador de 32 bits (4 bytes) que implementa adelantamiento de loads a stores ESPECULATIVO podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código)

(i) sw 0(r6), r2 // M(r6)<-- r2 (i+1) lw r4, 8(r6) // r4 <--M(r6+8)

<u>EXPLICACION</u>: El dato que se escribe y el que se lee no se solapan y no hay riesgo RAW. No hace falta que el procesador tenga adelantamiento especulativo.

RESPUESTA: VERDADERO

38. Un procesador de 32 bits (4 bytes) que NO implementa adelantamiento de loads a stores ESPECULATIVO podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código)

(i) sw 0(r6), r2 // M(r6)<-- r2 (i+1) lw r4, 8(r6) // r4 <--M(r6+8)

<u>EXPLICACIÓN</u>: El dato que se escribe y el que se lee no se solapan y no hay riesgo RAW. No hace falta que el procesador tenga adelantamiento especulativo.

RESPUESTA: VERDADERO







39. Un procesador podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código) si implementa adelantamiento de LOADs a STORES ESPECULATIVO

(i) sw 0(r5), r2 // M(r5)<-- r2

(i+1) lw r4, O(r6) // r4 <-- M(r6)

<u>EXPLICACIÓN</u>: No se puede saber si r5 y r6 apuntan a direcciones solapadas hasta que no se obtengan los correspondientes valores al ejecutar el código. Por eso para que se pueda producir el adelantamiento, el procesador debe implementar adelantamiento especulativo.

**RESPUESTA: VERDADERO** 

40. El aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador VLIW necesita estructuras hardware como el ROB

<u>EXPLICACIÓN</u>: Precisamente se intenta reducir la complejidad hardware del procesador eliminando estructuras como el ROB y dejando que sea el compilador el principal responsable de la planificación de las instrucciones

RESPUESTA: (F)

41. El aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador VLIW NO requiere el uso del ROB

<u>EXPLICACIÓN</u>: Precisamente se intenta reducir la complejidad hardware del procesador eliminando estructuras como el ROB y dejando que sea el compilador el principal responsable de la planificación de las instrucciones

RESPUESTA: (V)

42. El buffer de reordenamiento (ROB) permite implementar la finalización ordenada en un procesador superescalar

<u>EXPLICACIÓN</u>: Efectivamente, el ROB facilita implementar de la finalización ordenada en los superescalares.

RESPUESTA: (V)

43. El desenrollado de bucles necesita un hardware especial de apoyo

<u>EXPLICACIÓN</u>: Se consigue escribiendo adecuadamente el bucle (menos iteraciones y cuerpo del bucle con más instrucciones)

RESPUESTA: (F)

44. El principal responsable del aprovechamiento eficiente del paralelismo entre instrucciones (ILP) en un procesador superescalar es el compilador.

<u>EXPLICACIÓN</u>: Precisamente es el aumento de la complejidad del hardware del superescalar el que ha permitido aumentar la eficiencia con la que se aprovecha el paralelismo ILP en estos procesadores.

**RESPUESTA**: (F)

45. El procesador PROCEXA de 32 bits, puede captar TRES instrucciones por ciclo, DECODIFICAR TRES instrucciones por ciclo, y dispone de una ventana de instrucciones centralizada desde donde se produce la EMISIÓN DESORDENADA de hasta DOS instrucciones por ciclo. También dispone de un buffer de reordenamiento (ROB) donde implementa el renombramiento y la finalización ordenada, pudiendo retirarse desde el ROB, TRES instrucciones por ciclo para escribir sus resultados en la etapa WB del cauce. El procesador incluye además DOS unidades de Suma/Resta de UN ciclo; UN multiplicador de TRES ciclos, y UNA unidad de Carga/Almacenamiento de memoria de DOS ciclos.

Por tanto, las etapas del cauce del procesador son: IF (captación de instrucciones), ID (Decodificación de instrucciones), EX (ejecución en unidad funcional de la operación codificada por la instrucción), y WB (retirada de la instrucción del ROB y escritura de resultado en los registros del procesador).

No se considera etapa ROB explícita en el cauce porque se supone que en el último ciclo de ejecución de las unidades funcionales, el resultado de la operación queda almacenado en el ROB



Para este procesador y la secuencia de instrucciones siguiente

- (1) Id r1,0(r3) // r1=M(r3)
- (2) Id r2,8(r3) // r2 = M(r3+8)
- (3) add r2, r1, r2 // r2=r1+r2
- (4) mul r4, r1, r2 // r4= r1\*r2
- (5) sub r4, r1, r4 // r4=r1-r4
- (6) sub r5, r1, r3 // r5=r1-r3

¿En qué ciclo se empieza a ejecutar la instrucción (6)? (los ciclos se numeran desde 1)

RESPUESTA: Ciclo 5.

La respuesta se obtiene del diagrama temporal de procesamiento de las instrucciones siguiente

|     |                          | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 |
|-----|--------------------------|----|----|----|----|----|----|----|----|----|----|----|----|
| (1) | ld r1,0(r3) ; r1=M(r3)   | IF | ID | EX | EX | WB |    |    |    |    |    |    |    |
| (2) | ld r2,8(r3) ; r2=M(r3+8) | IF | ID |    |    | EX | EX | WB |    |    |    |    |    |
| (3) | add r2,r1,r2 ; r2=r1+r2  | IF | ID |    |    |    |    | EX | WB |    |    |    |    |
| (4) | mul r4,r1,r2 ; r4=r1*r2  |    | IF | ID |    |    |    |    | EX | EX | EX | WB |    |
| (5) | sub r4,r1,r4 ; r4=r1-r4  |    | IF | ID |    |    |    |    |    |    |    | EX | WB |
| (6) | sub r5,r1,r3 ; r5=r1-r3  |    | IF | ID |    | EX |    |    |    |    |    |    | WB |

46. Para el procesador PROCEXA y la secuencia de instrucciones que se proporciona:

¿En qué ciclo empieza a ejecutarse la instrucción (2)? (los ciclos se numeran desde 1)

RESPUESTA: Ciclo 5.

La respuesta se obtiene de la tabla de procesamiento de la secuencia de instrucciones (5)

47. Para el procesador PROCEXA y la secuencia de instrucciones que se proporciona:

¿En qué ciclo empieza a ejecutarse la instrucción (4)? (los ciclos se numeran desde 1)

**RESPUESTA**: Ciclo 8. La respuesta se obtiene a partir de la tabla de procesamiento de la secuencia de instrucciones (8)

48. Para el procesador PROCEXA y la secuencia de seis instrucciones que se proporciona:

¿Cuántos ciclos tarda en procesarse la secuencia de seis instrucciones indicada?

RESPUESTA: 12 ciclos.

La respuesta se obtiene a partir de la tabla de procesamiento de la secuencia de instrucciones (12)

49. En la predicción dinámica de dos bits, el sentido de la predicción cambia (de saltar a no saltar o de no saltar a saltar) solo cuando el predictor falla dos veces seguidas.

<u>EXPLICACIÓN</u>: No siempre. Depende del estado en que esté, el cambio de sentido puede necesitar dos fallos o puede producirse con un único fallo.

RESPUESTA: (F)

50. En la predicción dinámica de dos bits, el sentido de la predicción puede no cambiar (de saltar a no saltar o de no saltar a saltar) cuando el predictor falla.

<u>EXPLICACIÓN</u>: Esto ocurriría si se encontrase en el estado 11 ó en el 00 Depende del estado en que esté, el cambio de sentido puede necesitar dos fallos o puede producirse con un único fallo.

RESPUESTA: (V)

51. En la predicción dinámica de dos bits, el sentido de la predicción siempre cambia (de saltar a no saltar o de no saltar a saltar) cuando el predictor falla

EXPLICACIÓN: No siempre cambia el sentido de la predicción. Depende del estado en que esté puede necesitar hasta dos fallos para cambiar el sentido de la predicción

RESPUESTA: (F)



### @Zukii on Wuolah

52. En la predicción dinámica de un bit el sentido de la predicción no cambia (de saltar a no saltar o de no saltar a saltar) mientras el predictor no falle EXPLICACIÓN: Efectivamente, se comporta de esa manera

RESPUESTA: (V)

53. En la predicción dinámica de un bit el sentido de la predicción cambia (de saltar a no saltar o de no saltar a saltar) si el predictor falla

EXPLICACIÓN: Efectivamente, se comporta de esta manera

RESPUESTA: (V)

54. La segmentación software es una técnica puramente software

RESPUESTA: (V)

55. La segmentación software no se puede aplicar en el caso de los procesadores superescalares <u>EXPLICACIÓN</u>: En una técnica software que puede utilizarse para cualquier procesador, independientemente de su microarquitectura, aunque tiene más sentido utilizarla para ciertos procesadores

RESPUESTA: (F)

Suponga que en un mismo ciclo se decodifican las cuatro instrucciones siguientes

(i) add r2, r2, r1 // r2 = r2+r1

(i+1) mul r3, r4, r1 // r3 = r4\*r1

(i+2) add r4, r4, r1 // r4 = r4+r1

(i+3) sub r5, r2, r1 // r5 = r2- r1

(entre paréntesis se indica el orden en el que están en el código), y pasan a una ventana de instrucciones única desde la que se emiten a las distintas unidades funcionales. El procesador puede emitir (con emisión DESORDENADA) CUATRO instrucciones por ciclo y tiene DOS unidades de suma/resta (con un retardo de 1 ciclo) y UN multiplicador (con un retardo de 3 ciclos).

Las instrucciones (i) e (i+3) se pueden emitir en el mismo ciclo

EXPLICACIÓN: Hay dependencia RAW entre ellas

RESPUESTA: (F)

En la misma situación de la pregunta anterior para la misma secuencia de instrucciones. Las cuatro instrucciones se pueden emitir en un único ciclo

EXPLICACIÓN: Hay dependencia RAW entre la primera y la última.

RESPUESTA: (F)

Un procesador de 32 bits (4 bytes) NO podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código) aunque implemente adelantamiento de LOADs a STORES ESPECULATIVO

(i) sw 0(r6), r2 // M(r6)<-- r2

(i+1) lw r4, 8(r6) // r4 <-- M(r6+8)

<u>EXPLICACIÓN</u>: El dato que se escribe y el que se lee no se solapan y no hay riesgo RAW. No hace falta que el procesador tenga adelantamiento especulativo.

RESPUESTA: (F)

Un procesador de 32 bits (4 bytes) que implementa adelantamiento de loads a stores ESPECULATIVO podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código)

(i) sw 0(r5), r2 // M(r5) < -- r2

(i+1) lw r4, 8(r5) // r4 <-- M(r5+8)

EXPLICACIÓN: El dato que se escribe y el que se lee no se solapan y no hay riesgo RAW. No

hace falta que el procesador sea tenga adelantamiento especulativo

RESPUESTA: (V)



Compra Wuolah Coins y que nada te distraiga durante el estudio.



### @Zukii on Wuolah

Un procesador de 32 bits (4 bytes) que NO implementa adelantamiento de loads a stores ESPECULATIVO podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código)

(i) sw 0(r6), r2 // M(r6)<-- r2 (i+1) lw r4, 8(r6) // r4 <--M(r6+8)

EXPLICACIÓN: El dato que se escribe y el que se lee no se solapan y no hay riesgo RAW. No

hace falta que el procesador tenga adelantamiento especulativo

RESPUESTA: (V)

Un procesador podría adelantar la instrucción i+1 a la i (i precede a i+1 en el código) si implementa adelantamiento de LOADs a STORES ESPECULATIVO

(i) sw 0(r5), r2 // M(r5)<-- r2 (i+1) lw r4, 0(r6) // r4 <--M(r6)

<u>EXPLICACIÓN</u>: No se puede saber si r5 y r6 apuntan a direcciones solapadas hasta que no se obtengan los correspondientes valores al ejecutar el código. Por eso para que se pueda producir el adelantamiento, el procesador debe implementar adelantamiento especulativo.

RESPUESTA: (V)







